Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)Rueda Guerrero, Luis EduardoMantilla Rios, Alex JuliánGómez Serrano, Daniel Fernando2023-05-302023-05-302023-05-302023-05-30https://noesis.uis.edu.co/handle/20.500.14071/14468Utilizando un modelado de comportamiento basado en Matlab, se implementan dos moduladores $\Delta\Sigma$ que emplean la arquitectura clásica de realimentación, un modulador de 2º orden y un modulador de 3er orden, utilizando un nodo tecnológico CMOS TSMC 180nm. Este trabajo presenta el resumen de todo el flujo de diseño de un modulador $\Delta\Sigma$ aplicando técnicas de reducción de potencia, implementando integradores de condensadores conmutados basados en inversores y reduciendo la tensión de alimentación hasta $0,9V$ ($< |V_{THP}| + V_{THN}$). Estos moduladores presentan un pico $SNDR$ de $76dB@922mV$ Diff y $90dB@718mV$ Diff para el 2º y 3er orden respectivamente, con un Rango dinámico de entrada de $53dB$ y $71dB$.application/pdfenginfo:eu-repo/semantics/openAccessMODULACION DELTA-SIGMABAJO CONSUMOOPAMP DE BAJO CON- ´ SUMOTÉCNICAS DE REDUCCIÓN DE POTENCIA PARA MODULADORES DELTA-SIGMA DE BAJO VOLTAJEUniversidad Industrial de SantanderTesis/Trabajo de grado - Monografía - PregradoUniversidad Industrial de Santanderhttps://noesis.uis.edu.coDELTA-SIGMA MODULATIONLOW-POWERLOW-POWER OPAMPPOWER REDUCTION TECHNIQUES FOR LOW-VOLTAGE DELTA SIGMA MODULATORShttp://purl.org/coar/access_right/c_abf2info:eu-repo/semantics/openAccessAtribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)