Atribución-NoComercial-SinDerivadas 2.5 Colombia (CC BY-NC-ND 2.5 CO)Ardila Ochoa, Javier FerneyAbreo Carrillo, Sergio AlbertoRueda Guerrero, Luis EduardoGualdrón Manrique, Gerson Leandro2024-05-202024-05-202024-05-172024-05-17https://noesis.uis.edu.co/handle/20.500.14071/42455La creciente demanda de dispositivos portátiles enfocados a la salud, el bienestar físico y el entretenimiento, combinada con el lento avance tecnológico de las baterías respecto a estos dispositivos, ha generado la necesidad de diseñar dispositivos con bajo consumo energético manteniendo un rendimiento óptimo. Este trabajo tiene como objetivo diseñar e implementar una microarquitectura RISC-V de bajo consumo de potencia, buscando la ejecución de cada instrucción en un único ciclo de reloj. Además, se propone un proceso de diseño muy detallado que puede replicarse e implementarse fácilmente. Aunque existen varias implementaciones de procesadores RISC-V de código abierto, ninguna está lo suficientemente documentada o detallada como para permitir que un principiante pueda replicarlas. Cada componente está diseñado en el lenguaje de descripción de hardware (HDL) de Verilog. La implementación del diseño se realiza en la plataforma Xilinx KC705, que cuenta con una FPGA en tecnología de proceso CMOS de 28 nm.application/pdfenginfo:eu-repo/semantics/embargoedAccessRISC-VMICROARQUITECTURAMICROCONTROLADORSoCSEMICONDUCTORESDIGITALBAJA POTENCIAFPGADISEÑO DE UNA MICROARQUITECTURA RISC-V ENERGETICAMENTE EFICIENTE PARA APLICACIONES DE BAJO COSTOUniversidad Industrial de SantanderTesis/Trabajo de grado - Monografía - PregradoUniversidad Industrial de Santanderhttps://noesis.uis.edu.coRISC-VMICRO-ARCHITECTUREMICROCONTROLLERSoCSEMICONDUCTORSDIGITALLOW-POWERFPGADESIGN OF AN ENERGY-EFFICIENT RISC-V MICRO-ARCHITECTURE FOR LOW-COST APPLICATIONShttp://purl.org/coar/access_right/c_f1cfinfo:eu-repo/semantics/openAccessAtribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)