Clock and data recovery techniques por integrated high-speed interfaces

dc.contributor.advisorRoa Fuentes, Élkim Felipe
dc.contributor.authorArdila Ochoa, Javier Ferney
dc.date.accessioned2024-03-04T01:30:20Z
dc.date.available2021
dc.date.available2024-03-04T01:30:20Z
dc.date.created2021
dc.date.issued2021
dc.description.abstractLa demanda de ancho de banda y el aumento gradual de la densidad de pines en los sistemaselectrónicos han impulsado las interconexiones eléctricas y ópticas hacia una mayor tasa detransferencia. Desde dispositivos electrónicos portátiles hasta supercomputadoras, el ancho debanda de comunicación de datos por cable también debe crecer para evitar limitar la escalade rendimiento de estos sistemas. En este trabajo se explora el impacto y modelado de laspérdidas de canal en los sistemas de comunicación serial de alta velocidad, específicamente enos circuitos de recuperación de reloj y datos (CDR). Se presenta y se define una metodologíade diseño para los circuitos CDR dentro de las interfaces de comunicación de alta velocidad.Además, se propone el método XCALG como alternativa para la adaptación de la ganancia delazo en estos sistemas CDR. El principio básico es el uso de la función de correlación cruzada.Las propiedades de filtrado de la densidad espectral de potencia cruzada permiten la adaptación mientras mantienen un margen de fase apropiado en el sistema. Las principales ventajas y imitaciones de esta técnica sobre las tradicionales que utilizan autocorrelación son discutidas.Lo anterior es implementado mediante la fabricación de un circuito integrado en una tecnologíaCMOS de 0.18um.
dc.description.abstractenglishThe demand for bandwidth and the gradual increase in pin density in electronic systems havedriven electrical and optical interconnections towards higher transfer rates. From handheld electronic devices to supercomputers, wireline data communication bandwidth must also grow to avoidlimiting the performance scaling of these systems. This work explores the impact and modelingof channel losses in high-speed serial communication systems, specifically in clock and data recovery (CDR) circuits. A design methodology for CDR circuits within high-speed communicationinterfaces is presented and defined. Furthermore, the XCALG method is proposed as an alternative for the adaptation of the loop gain in these CDR systems. The basic principle is the use ofthe cross-correlation function. Cross-power spectral density filtering properties allow adaptationwhile maintaining an appropriate phase margin in the system. The main advantages and limitations of this technique over the traditional ones that use autocorrelation are discussed. The aboveis implemented by manufacturing an integrated circuit in 0.18um CMOS technology.
dc.description.degreelevelDoctorado
dc.description.degreenameDoctor en Ingeniería
dc.format.mimetypeapplication/pdf
dc.identifier.instnameUniversidad Industrial de Santander
dc.identifier.reponameUniversidad Industrial de Santander
dc.identifier.repourlhttps://noesis.uis.edu.co
dc.identifier.urihttps://noesis.uis.edu.co/handle/20.500.14071/42215
dc.language.isospa
dc.publisherUniversidad Industrial de Santander
dc.publisher.facultyFacultad de Ingenierías Fisicomecánicas
dc.publisher.programDoctorado en Ingeniería: Área Ingeniería Eléctrica
dc.publisher.schoolEscuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones
dc.rightshttp://creativecommons.org/licenses/by/4.0/
dc.rights.accessrightsinfo:eu-repo/semantics/openAccess
dc.rights.creativecommonsAtribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)
dc.rights.licenseAttribution-NonCommercial 4.0 International (CC BY-NC 4.0)
dc.rights.urihttp://creativecommons.org/licenses/by-nc/4.0
dc.subjectReloj Y Recuperación De Datos
dc.subjectCdr
dc.subjectSerdes
dc.subjectInterfaz Serial
dc.subjectEnlace De Alta Velocidad
dc.subjectAutocorrelación
dc.subjectCorrelación Cruzada
dc.subjectXcalg.
dc.subject.keywordWireline
dc.subject.keywordClock And Data Recovery
dc.subject.keywordCdr
dc.subject.keywordSerdes
dc.subject.keywordSerial Interface
dc.subject.keywordHigh-Speed Link
dc.subject.keywordAutocorrelation
dc.subject.keywordCross-Correlation
dc.subject.keywordXcalg.
dc.titleClock and data recovery techniques por integrated high-speed interfaces
dc.title.englishClock and data recovery techniques for integrated high speed interfaces *
dc.type.coarhttp://purl.org/coar/version/c_b1a7d7d4d402bcce
dc.type.hasversionhttp://purl.org/coar/resource_type/c_db06
dc.type.localTesis/Trabajo de grado - Monografía - Doctorado
Files
Original bundle
Now showing 1 - 3 of 3
No Thumbnail Available
Name:
Carta de autorización.pdf
Size:
152.65 KB
Format:
Adobe Portable Document Format
No Thumbnail Available
Name:
Documento.pdf
Size:
7.23 MB
Format:
Adobe Portable Document Format
No Thumbnail Available
Name:
Nota de proyecto.pdf
Size:
1.93 MB
Format:
Adobe Portable Document Format