Front-end circuit techniques for high-speed interfaces

dc.contributor.advisorRoa Fuentes, Elkim Felipe
dc.contributor.advisorRueda Guerrero, Luis Eduardo
dc.contributor.authorTorres Delgado, Cristhian Rolando
dc.date.accessioned2023-04-06T20:21:20Z
dc.date.available2023
dc.date.available2023-04-06T20:21:20Z
dc.date.created2019
dc.date.issued2019
dc.description.abstractLa demanda por comunicaciones mas r ´ apidas en aplicaciones con alto con- ´ tenido multimedia ha incrementado las velocidades de datos de los circuitos de E / S integrados en los sistemas para centros de datos y productos electronicos ´ de consumo. Para lograr estas velocidades de datos en dispositivos electronicos ´ de bajo precio, las interfaces de alta velocidad requieren mejorar su ancho de banda manteniendo el consumo de energ´ıa y los costos de produccion y desar- ´ rollo. La integracion de interfaces de alta velocidad utilizando la tecnolog ´ ´ıa CMOS de canal largo contribuye a minimizar los gastos de produccion. Sin embargo, la ´ adopcion de transistores de canal largo causa capacitancias par ´ asitas grandes, ´ lo que requiere altas corrientes de polarizacion en el transistor para amplificar ´ a altas frecuencias. Mientras tanto, los costos de desarrollo pueden reducirse reemplazando el trabajo humano con algoritmos y funciones automatizadas realizadas por computadoras. Este trabajo explora tres tecnicas de circuito utilizadas ´ en el extremo receptor de las interfaces de alta velocidad destinadas a contribuir a la reduccion de los gastos en dise ´ no, caracterizaci ˜ on e integraci ´ on. El primero ´ supera las limitaciones de frecuencia del transistor MOS, manteniendo el consumo de energ´ıa en los circuitos de ecualizacion. El segundo busca reemplazar ´ el equipo de prueba, y el tercero reduce el trabajo humano. Finalmente, las tecnicas de circuito se aplican en tres circuitos dise ´ nados e implementados en ˜ una interfaz analogica para un receptor est ´ andar compatible con USB 3.0.
dc.description.abstractenglishThe demand for faster communications in richer media content applications has increased the data rates of I/O circuits integrated into systems for data centers and consumer electronics. To achieve these data rates in low-priced electronics, the high-speed interfaces require to enhance its bandwidth keeping fair its power consumption and production and development costs. The integration of high-speed interfaces using long-channel CMOS technology contributes to minimizing production expenses. However, the adoption of long-channel transistors causes large parasitic capacitances, requiring high transistor currents to amplify at high-frequencies. Meanwhile, the development costs can be reduced replacing human labor with algorithms and automated functions performed by computers. This work explores three circuit techniques used in the receiver-end of high-speed interfaces aimed to contribute to the reduction of the expenses in design, characterization, and integration. The first overcome the frequency limitations of the MOS transistor, maintaining power consumption in equalization circuits. The second replaces testing equipment, and the third reduces human labor. Finally, the techniques are applied in three circuits designed and implemented in an analog front-end for a compliant USB 3.0 standard receiver.
dc.description.degreelevelMaestría
dc.description.degreenameMagíster en Ingeniería de Telecomunicaciones 
dc.format.mimetypeapplication/pdf
dc.identifier.instnameUniversidad Industrial de Santander
dc.identifier.reponameUniversidad Industrial de Santander
dc.identifier.repourlhttps://noesis.uis.edu.co
dc.identifier.urihttps://noesis.uis.edu.co/handle/20.500.14071/14014
dc.language.isospa
dc.publisherUniversidad Industrial de Santander
dc.publisher.facultyFacultad de Ingenierías Fisicomecánicas
dc.publisher.programMaestría en Ingeniería de Telecomunicaciones
dc.publisher.schoolEscuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rights.accessrightsinfo:eu-repo/semantics/openAccess
dc.rights.coarhttp://purl.org/coar/access_right/c_abf2
dc.rights.creativecommonsAtribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)
dc.rights.licenseAttribution-NonCommercial 4.0 International (CC BY-NC 4.0)
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectInterfaces De Alta Velocidad
dc.subjectEcualizador Lineal
dc.subjectTecnicas ´ De Circuito.
dc.subject.keywordHigh-Speed Interfaces
dc.subject.keywordLinear Equalizer
dc.subject.keywordCircuit Techniques.
dc.titleFront-end circuit techniques for high-speed interfaces
dc.title.englishFront-end circuit techniques for high-speed interfaces
dc.type.coarhttp://purl.org/coar/version/c_b1a7d7d4d402bcce
dc.type.hasversionhttp://purl.org/coar/resource_type/c_bdcc
dc.type.localTesis/Trabajo de grado - Monografía - Maestría
dspace.entity.type
Files
Original bundle
Now showing 1 - 3 of 3
No Thumbnail Available
Name:
Carta de autorización.pdf
Size:
268.73 KB
Format:
Adobe Portable Document Format
No Thumbnail Available
Name:
Documento.pdf
Size:
9.98 MB
Format:
Adobe Portable Document Format
No Thumbnail Available
Name:
Nota de proyecto.pdf
Size:
191.96 KB
Format:
Adobe Portable Document Format