DESIGN METHODOLOGY FOR A VOLTAGE-CONTROLLED OSCILLATOR (VCO) IN A 28 NM CMOS NODE

Abstract
El grupo de investigacion Onchip est ´ a motivado para explorar sistemas de enlaces de alta velocidad. ´ Estos sistemas requieren la implementacion circuital de transmisores y receptores, los cuales utilizan ´ circuitos como el Phase-Locked Loop (PLL) o el Clock and Data Recovery (CDR) para serializar y deserializar los datos, ya que estos se encargan de generar y recuperar la senal de reloj mediante un ˜ Voltage-Controlled Oscillator (VCO). Este proyecto plantea una metodolog´ıa de diseno para un VCO en 28 nm, la cual se pone a prueba ˜ con el diseno de un ejemplar para una aplicaci ˜ on de comunicaciones ´ opticas dentro de un CDR. Esta ´ metodolog´ıa se compone principalmente de un diagrama de flujo cuyo objetivo es ajustar de manera optima el punto de operaci ´ on del VCO para, de esta forma, conseguir un buen desempe ´ no en todas y ˜ cada una de las especificaciones. Luego del proceso de diseno, se realiza una comparaci ˜ on con otros ´ disenos publicados en el estado del arte. ˜ Esta metodolog´ıa simplifica el trabajo del disenador y tambi ˜ en podr ´ ´ıa ser automatizada mediante un algoritmo. Al ingresar las especificaciones del diseno, el algoritmo realizar ˜ ´ıa el proceso y generar´ıa un diseno final de forma autom ˜ atica.
Description
Keywords
VCO, Metodologia de diseño, Ruido de fase, Consumo de potencia, Sintonizacion discreta
Citation